Hochgeschwindigkeits-SERDES-Schnittstellen in hochwertigen FPGAs
Das Gittersemikonduktor hat zwei kostengünstige FPGA -Familien mit Serdes, dem 2007 eingeführten Gitter, und der jüngsten Familie, The Latticeecp3, eingeführt. Die ECP2M- und ECP3-FPGAs bieten Designern das Beste aus beiden Welten: eine hohe Leistung, kostengünstige FPGA-Stoff mit integrierten Hochleistungs-Serdes.
Diese Geräte bieten Designern eine kostengünstige integrierte Plattform, um ihre Designanforderungen der nächsten Generation zu erfüllen. Das Lattice bietet Kunden auch eine leistungsstarke FPGA-Familie in Serdes, die Latticesc/M, die eine zusätzliche IP-IP-Integration von On-Chip-ASIC bietet.
Laden Sie diesen Whitepaper herunter, um mehr zu erfahren.
Weiterlesen
Mit dem Absenden dieses Formulars stimmen Sie zu Lattice Semiconductor Corporation Kontaktaufnahme mit Ihnen marketingbezogene E-Mails oder per Telefon. Sie können sich jederzeit abmelden. Lattice Semiconductor Corporation Webseiten u Mitteilungen unterliegen ihrer Datenschutzerklärung.
Indem Sie diese Ressource anfordern, stimmen Sie unseren Nutzungsbedingungen zu. Alle Daten sind geschützt durch unsere Datenschutzerklärung. Bei weiteren Fragen bitte mailen dataprotection@techpublishhub.com
Related Categories: Eingebettet, Kommunikation, Komponenten, Kondensatoren, Leistung
Weitere Ressourcen von Lattice Semiconductor Corporation
Sublvd
Viele Bildsignalprozessor (ISP) oder Anwendungsprozessoren (AP) verwenden den seriellen Schnittstelle 2 (CSI-2) -Standard für mobile Industrieproz...
Nutzung von FPGA- und CPLD -digitalen Logik, ...
Ein Analog -to Digital Converter (ADC) ist ein häufiger analoge Baustein und wird fast immer benötigt, wenn die digitale Logik wie in einer FPGA ...
Vorgeprüfte System-on-Chip-Design beschleuni...
Viele mittelschwere programmierbare Logik-Geräte (PLD), insbesondere solche in Kontrollebenenanwendungen, bestehen aus einer Reihe von Schnittstel...
